首页 接线图文章正文

异步时序逻辑电路的设计

接线图 2023年07月21日 22:49 270 admin

脉异步时序电路的设计步骤基本上与同步时序电路的设计步骤一样。但须特别考虑:

⑴ 输入信号 x 及触发器的时钟信号 CLK 取值为:

0—无脉冲 1—有脉冲

⑵ 采用简化的状态表和状态图。

⑶ 在确定控制函数时,不仅要确定各触发器的控制输入信号,而且还需确定各触发器的时钟信号。

?时钟信号 CLK 应是现态 Qn及输入 x 的函数.

?各触发器的输入控制信号 X应尽量使其仅为现态Qn 的函数,

这样使其具有保证电路正常工作所需的建立和保持时间。

⑷ 状态不变时,令 CLK = 0,这样触发器的数据端变量就可认为是无关最小项d ,这有利于函数的化简

例1 用D触发器设计一个“x1 – x1 – x2 ”序列检测器。

⑴ 建立原始状态图和状态表如图1所示。

异步时序逻辑电路的设计  第1张

图1 状态图

例1 状态表

yn+1/Z 异步时序逻辑电路的设计  第2张 X Y

X1

X2

A

B/0

A/0

B

C/0

A/0

C

C/0

D/1

D

B/0

D/0

状态化简

从原始状态表中可明显看到A、D等效, AD合并后可得到最小化状态表。

异步时序逻辑电路的设计  第3张yn+1/Z Y

X1

X2

A

B/0

A/0

B

C/0

A/0

C

C/0

A/1

状态分配

yn+1/Z 异步时序逻辑电路的设计  第2张 Y

X1

X2

00

01/0

00/0

01

11/0

00/0

11

11/0

00/1

⑷ 确定控制函数及输出函数

① 作出 CLK1、D1 CLK2、D2 的卡诺图.

异步时序逻辑电路的设计  第5张y1n+1 y2n+1 /Z Y1Y2

X1

X2

00

01/0

00/0

01

11/0

00/0

11

11/0

00/1

10

dd/d

dd/d

异步时序逻辑电路的设计  第6张

在y1y2 = 10 时,若 x2 = 1时, 有一个错误的输出 1

因此修改输出函数表达式:

Z = x2y1y2

(5)画出电路图

异步时序逻辑电路的设计  第7张

图2 例1的电路图

版权与免责声明

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

标签: 电路图

发表评论

接线图网Copyright Your WebSite.Some Rights Reserved. 备案号:桂ICP备2022002688号-2 接线图网版权所有 联系作者QQ:360888349