数字电路设计,高速数字电路AD设计实例
数字电路设计
1.与非门实现NAND功能,即L=-(A B)[用-表示否定]。a和B先求反,再求反。只有输入同时为1,输出才会为0,否则为1(屏蔽效果为0)。真值表如下:ABL001011101110异或门L=A( )B,输入不同则输出1,否则输出0(可用于半加法器设计),真值表如下:abl000110110全加器可以加法,将相加的数和该位的进位信号相加,根据求和结果给出该位的进位信号。真值表如下:(Ci为低阶进位信号Co为进位信号S为和)ABC ICOS 00000010100111010011011011011010101011112。与CMOS门的静态功耗相比,TTL门的空载功耗相对较大,约为几十毫瓦(mw),而后者仅为几十纳瓦(10-9)左右。一般来说,TTL门的速度高于CMOS门。影响TTL门电路工作速度的主要因素是内部管的开关特性、电路结构和内部电阻值。集成门电路的冗余输入一般不允许浮动(例如TTL与非门的浮动输入可以等效为高电平),以防止干扰信号的引入。处理应以不改变电路工作状态和稳定可靠为原则。有以下几种方法:1。将冗余端子与其他输入端子连接;2.根据逻辑要求,与门或与非门的冗余输入可以通过1-3 k电阻连接到正电源。将或门和或非门的冗余端接地。高速电路应采用第二种方法。3.我实验的结果是:当其他输入端为高电平(逻辑1)时,连续脉冲可以通过,但有半周时间偏移(由于NOT的作用);当其他输入为低电平(逻辑0)时,输出始终为高电平。希望对你有帮助。有问题就Q I 273158963,互相学习。祝你学习愉快!~
数字电路设计的文章目录:
总结数字电路设计的一般方法……………
http://文库.com/link?URL=th banc 3853 ja 9 wlgqkff 9 fox qp qp 5 r 39 bsik 8 yvd 73 _ 4 mbshhvrjwkiqfsmvfcudf 0 aft 2 kfhiphqbbzlkoyx 8 wmn so _ DMD 0 by 3 dmuongq http://wenku.com/link?URL=KC-QB1HN _ knj 80 ekjilr 6 msnmpzfhxo 8 r 4 zyknditsj 8 aydo 11 bv _ djfbukm 1 vaensjv 1s 0 c 6 duab 1v 0 yavjganqup 9kg-riihtfj 7 ey简答:分析系统功能,写出所有输入输出信号的逻辑关系和状态转移关系,并加以简化,尽量选择集成度高的器件。对软件进行了仿真,搭建了实验电路,通过调试确定了最终的电路结构和参数。
标签: 数字电路设计 高速数字电路AD设计实例
相关文章
发表评论