首页 接线图文章正文

集成555时基电路解析,555时基集成电路与NE555的识别及其应用

接线图 2023年01月06日 19:09 278 admin

  555时基集成电路是美国SigneTIcs公司于1972年研制的用于取代机械式定时器的中规模集成电路,因输入端设计有三个5kΩ的电阻而得名。555定时器是一种多用途的模拟电路与数字电路混合的集成电路,可以方便的构成施密特触发器,单稳态触发器和多谐振荡器。目前,流行的产品主要有4个:BJT两个:555,556(含有两个555);CMOS两个:7555,7556(含有两个7555)。

  555定时器可以说是模拟电路与数字电路结合的典范。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第1张

  555定时器有两个比较器 C1和 C2各有一个输入端连接到三个电阻R组成的分压器上,比较器的输出接到RS触发器上。此外还有输出级和放电管,输出级的驱动电流可达200mA。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第2张

  比较器C1和C2的参考电压分别为UR1和UR2,根据C1和C2的另一个输入端——触发输入和阈值输入,可判断出RS触发器的输出状态。当复位端为低电平时,RS触发器被强制复位。若无需复位操作,复位端应接高电平。由于三个电阻等值,所以当没有控制电压输入时

  UA=1/3Ucc

  UB=2/3Ucc

  当控制电压外接时,如外接Uc ,则

  UA=1/2Uc

  UB=Uc

  为防止干扰,控制电压端悬空时,应接一滤波电容到地。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第3张

  如下图所示为集成555时基电路的外引脚排列图,其各引脚名称如下表所示。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第4张

  下表为555时基电路的逻辑功能表。表中“ ”表示任意情况,“保持”表示555定时器保持原来的状态,“导通”和“截止”指555时基电路内晶体管VT的工作状态。VT的集电极和发射极分别接在7脚和1脚间。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第5张

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第6张

  555时基集成电路与NE555的识别及其应用

  ⑴ 时基集成电路是一种能产生时间基准并能完成各种定时、延迟功能的非线性模拟集成电路。有金属壳圆形封装和双列直插式封装等形式,如图1所示。它广泛应用于信号产生、波形处理、定时延时、电子玩具等领域。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第7张

  ⑵ 电路符号、引脚如图2所示。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第8张

  ⑶时基集成电路将模拟电路与数字电路巧妙地结合在一起,图3为其内部方框图。电阻R1、R2、R3组成分压网络,为A1、A2两个电压比较器提供盳/2VCC和盳/1VCC的基准电压。其输出分别作为RS触发器的置“0”和置“1”信号。输出驱动级和放电管VT受RS触发器控制。由于R1~R3均为5kΩ,所以该集成电路又称为555时基电路,俗称“三5”电路。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第9张

  ⑷ 555时基电路工作原理是:当置“0”端R≥盳/2VCC时S》盳/1VCC),上限比较器A1输出为“1”、使输出端VO为“0”,放电管VT导通,DISC端为“0”。当置“1”端S≤盳/1VCC时(R《盳/2VCC),下限比较器A2输出为“1”、使输出端VO为“1”,放电管VT截止,DISC端为“1”。MR为强制复位端,MR=0时,VO=0,DISC=0。附表为电路逻辑真值表。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第10张

  ⑸ 时基电路可分为双极型和CMOS型两大类。有单时基电路和双时基电路。CB555是双极型单时基集成电路,输出电流达200mA,可直接驱动直流电机继电器等。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第11张

  ⑹ CB556是双极型双时基电路,内含两个完全一样的互相独立的双极型555时基单元。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第12张

  ⑺ CB7555是CMOS型单时基集成电路,由于其输入阻抗很高,可以用较大的电阻和较小的电容获得长延时。图7为其引脚功能图。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第13张

  ⑻ CB7556是CMOS型双时基电路,内含两个独立的CMOS型555时基单元。图8为其引脚功能图。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第14张

  ⑼ 工作模式为:单稳态、无稳态、双稳态和施密特模式。图9为单稳态,R、C组成定时电路。常态为稳态,输出端③脚UO=0,放电端⑦脚导通到地,C上无电压。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第15张

  ⑽ 在输入端②脚输入一负触发信号Ui(≤盳/1VCC)时,电路翻转为暂稳态,UO=1,⑦脚截止,电源经R对C充电。当C上电压UC达到盳/2VCC时,电路再次翻转到稳态。脉宽TW≈1.1RC,波形如图10所示。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第16张

  ⑾ 多谐振荡器(无稳态电路)如图11所示,置“1”端S(②脚)和置“0”端R(⑥脚)接在一起,R1、R2和C组成充放电回路。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第17张

  ⑿ 刚通电时,C上无电压,输出端(③脚)UO=1,放电端(⑦脚)截止,电源经R1、R2向C充电。当C上电压UC达到盳/2VCC时,电路翻转,UO变为“0”,⑦脚导通到地,C经R2放电。放电至UC=盳/1VCC时,电路再次翻转,UO又变为“1”,如此周而复始形成振荡,输出方波,振荡周期T≈0.7(R1+2×R2)C,波形见图12。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第18张

  ⒀ 555时基电路组成的双稳态触发器如图13所示。置“1”端S(②脚)和置“0”端R(⑥脚),分别接有C1、R1和C2、R2构成的微分触发电路。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第19张

  ⒁ 当有负触发脉冲U2加至(②脚)时,③脚UO=1。当有正触发脉冲U6加至(⑥脚)时,UO=0。实现两个稳态,波形见图14。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第20张

  ⒂ 555时基电路组成的施密特触发器如图15所示,②、⑥脚接在一起作为触发信号Ui的输入端。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第21张

  ⒃ 当输入信号Ui≥盳/2VCC时,输出信号UO=0;当输入信号Ui≤盳/1VCC时,输出信号UO=1。施密特触发器可以将缓慢变化的模拟信号整形为边沿陡峭的数字信号,波形见图16。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第22张

  ⒄ 利用555电路的放电端⑦脚可以组成电平转换电路。图17所示为反相电平转换电路,R1为上拉电阻。输出UO与输入Ui相位相反,但幅度为Ui的两倍。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第23张

  ⒅ 利用555时基电路的复位端④脚可以组成同相电平转换电路,如图18所示。输出UO与输入Ui相位相同,且UO=2Ui。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第24张

  ⒆ 图19为延时关灯电路,555接成单稳态模式,C1、R1为定时元件。按一下SB,照明灯EL亮,延时约25s后自动关灯。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第25张

  ⒇ 图20为可调脉冲信号发生器,555接成无稳态,RP2为频率调节,RP1为占空比调节。输出100Hz~10kHz的方波,占空比可在5%~95%之间调节。OUT1输出脉冲方波,OUT2输出交流方波。

  集成555时基电路解析,555时基集成电路与NE555的识别及其应用  第26张

版权与免责声明

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

标签: 时基电路 555 集成电路

发表评论

接线图网Copyright Your WebSite.Some Rights Reserved. 备案号:桂ICP备2022002688号-2 接线图网版权所有 联系作者QQ:360888349