DRV2605($1.8000 器件设计用于通过共享的I2C 兼容总线提供极为灵活的ERM 和LRA 传动器触控。该控制使得主机处理器不用再生成脉宽调...
以太网收发电路设计方案详解
以太网收发电路由RJ45接口、耦合变压器、以太网收发器,以及收发器与调制驱动电路、接收解调电路之间的接口组成。其中以太网收发器是核心单元,直接决定了系统的工作性能。以太网收发器IP113IP113是二端口10/100Mbps以太网集成交换器,由一个二端口交换控制器和两个以太网快速收发器组成。每个收发器都遵守IEEE802.3、IEEE802.3μ、IEEE802.3x规则。为帧缓冲保留了 SSRAM,可以存储1K字节的MAC地址,全数字自适应调整和时序恢复,基线漂移校正,工作在10/100baseTX 和100baseFX的全双工/半双工方式。使用2.5V单电源,25MHz单时钟源,0.25μm工艺,128脚PQFP封装。
Port1的速率是自适应调整的结果,因而不需要外加存储器以缓冲数据包。每个端口都有自己的接收缓冲管理、发射缓冲管理、发射排队管理、发射MAC和接收MAC。各个端口共享一个散列单元、一个存储器接口单元、一个空缓冲管理器和一个地址表。
图2 IP 113内部原理框图
主要由以太网收发芯片IP113、专用配置芯片EEPROM 93C46、LED显示矩阵,以及IP113的Port1与TP模块、Port2与FX模块之间的接口组成。 IP113支持很多功能,通过设置适当的参数满足不同的需要,既可以由特定的管脚设定,也可以用EEPROM配置。为提高系统的整体性能,这里采用专用串行EEP ROM 93C46芯片。系统复位时,管脚LED_SEL[1:0]分别作为93C46的时钟EESK和片选EECS,BP_KIND[1:0]分别作为 93C46地址EEDI和数据输出EEDO,将93C46内部的参数读入IP113内部的寄存器。复位结束后,这些管脚均变成输入信号,以使IP113脱离93C46而独立工作。
图3 以太网收发电路
相关文章
发表评论