首页 接线图文章正文

555芯片设计的分段式定时器电路原理分析

接线图 2023年10月06日 14:46 174 admin

电路由2只555电路组成,由U1、R1、RP1、C1等组成第一级单稳态定时电路,由U2、R2、RP2、C3等组成第二级单稳态电路,两极电路构成分段定时电路。

555芯片实现的分段式定时器

以下是电路原理图:

555芯片设计的分段式定时器电路原理分析  第1张

图1:分段式定时器原理图

电路原理:

当按下S1,持续1、2秒钟,C1充满电荷,U1的第2、6脚为高电平,故U1复位,第3脚输出低电平,通过R2、RP2使U2置位,第3脚输出高电平,继电器K线圈得电吸合,定时时间开始。此后,C1通过RP1放电,当C1两端电压放电至1/3的6V时,U1翻转,第3脚输出高电平,第一阶段时间结束,其时长为T1=1.1xRP1xC1。

然后,第二阶段定时开始,U1第3脚的高电平通过R2、RP2,向C3充电,使得第6脚电位逐渐上升,升至6V的2/3时,U2复位,第3脚输出低电平,继电器K释放,第二阶段定时时间到。该段时长为:T2=1.1x(R2+RP2)xC3.

因此,总时长为:T总=T1+T2。

本电路能够实现用较小的阻容元件实现较长的定时时间。

版权与免责声明

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

标签: 555分段式定时器

发表评论

接线图网Copyright Your WebSite.Some Rights Reserved. 备案号:桂ICP备2022002688号-2 接线图网版权所有 联系作者QQ:360888349