首页 接线图文章正文

数模转换器TQ6122的引脚排列

接线图 2023年10月21日 08:12 129 admin

数模转换器TQ6122的引脚排列  第1张

  TQ6122的引脚功能
  TQ6122的引脚排列图如图所示。各引脚的说明如下(括号中的数字为引脚号):
  VSS(1、11、12、33、34、44):-5V数字电源输入端
  VAA(22、23):-5V模拟电源输入端
  DGND(6、28、37、40):数字地
  AGND(13、14、15、18):模拟地。
  BLANK(5):该端置高且下降延到达时,内部数据位都被置高。
  SELA(7):置高时选择A端数据输入,置低时选择B端数据输入。
  A0~A8(26、27等36):数字信号输入端,A7为数据最高位,A0为数据最低位。
  B0、…… B7(38等):数字信号输入端,B7为数据最高位,B0为数据最低位。
  CLOCK、 CLOCK(9、10):差分时钟输入端。
  VOUT、VOUT(16、17):模拟信号输出端,为差分信号。
  BLANK DISABLE(19):如果需要用BLANK端,则连到VAA端,若不需要,则连到AGND。
  IREF(24):输入参考电流,直接连接到模拟地,是开关阵列的虚拟电流源。
  VSENSE(20):输出判断电压芯片正常工作时有输出,且VSENSE=-4.2V。
  VREF(21):电压基准输入端,一般在其VREF=-4V时,输出的模拟信号峰值为1V。
  ECLREF(25):可选的ECL电平参考电压,当数据和时钟为ECL电平时,该脚可不接,此时芯片内部产生电压为-1.3V。



  来源:LIDY
版权与免责声明

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

标签: 其它电路图 电路图

发表评论

接线图网Copyright Your WebSite.Some Rights Reserved. 备案号:桂ICP备2022002688号-2 接线图网版权所有 联系作者QQ:360888349