首页 接线图文章正文

GPS接收电路中的基于GP4020的GPS接收机基带处理器电路

接线图 2023年10月21日 14:05 137 admin

相关电路图


GP4020   
GP4020是一个完整的GPS接收机数字基带处理器,它结合了GP2021的12通道相关器功能和先进的ARM7TDMI(Thumb)微处理器,达到了较高的集成度水平,减少了GPS接收机系统成本,降低了功耗,增加了功能。    GP4020的相关器部分包含有12个相同的跟踪功能模块,每个通道包含对于捕获和跟踪必需的所有元器件,以及其他功能模块。如果不需要12通道,单个通道可以不激活,以降低功耗和处理器的负载。    GP4020的微处理器部分包括Firefly MFI微控制器核,Firefly MFl微控制器核包括 ARM7TDMI、Thumb指令、Firefly BμILD模块、JTAG ICEBreakerTM调试接口、UART、BμILD串行 I/O、通用I/O和看门狗功能。    GP4020具有:可配置的外部数据总线;工作电源电压3.3V;具有低功耗模式;1PPS UTC输出;3线式BμLD串行输入/输出(BSIO)接口;8个通用输入/输出(GPIO)接口;引导ROM允许通过UART上载软件;8KB内部SRAM;采用PQVP-lOO封装;工作温度范围-40℃~+85℃。    GP4020可以与GP2015和GP2010 C/A码射频下变频器直接连接,构成GPS导航系统、GPS测量接收机等系统。 GPS接收电路中的基于GP4020的GPS接收机基带处理器电路  第1张
版权与免责声明

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

标签: GPS接收电路 电路图

发表评论

接线图网Copyright Your WebSite.Some Rights Reserved. 备案号:桂ICP备2022002688号-2 接线图网版权所有 联系作者QQ:360888349