首页 接线图文章正文

USB电路设计图解大全

接线图 2023年11月02日 17:52 283 admin

i.MX28 支持1路USB HOST和1路USB OTG控制器。EasyARM-i.MX283(7)A设计了1路标准USB HOST接口电路;而将USB OTG拆分为1路USB HOST接口电路和USB Device接口电路,默认USB HOST电路有效,跳帽短接JP5使能USB Device功能。USB HOST0和USB Device两个接口电路是由USB OTG拆分而来,因此不能同时使用。

1 USB HoST电路

USB Host电路如图1所示,该电路设计了两路USB Host,为了防止热拔插过程的静电损坏处理器,在数据引脚上连接了ESD保护器件PRTR5V0U2X。CZ1为标准的USB Host接口,CZ2和J5共用一路USB OTG信号,通过跳线JP5选择使用Host还是Device功能,默认为Host功能。为了方便用户开发,EasyARM-i.MX283(7)A将两路的USB Host接口用排针引出,在PCB设计时预留了焊盘,用户在需要使用时只需将CZ1或CZ2取下,在对应的J8或J9的位置上焊接排针就可以使用。

USB电路设计图解大全  第1张

图1 USB-Host接口电路

USB Device电路设计

使用USB Device功能时,需要短接跳线JP5,将USB_OTG_ID置为高电平。如图2所示,EasyARM-i.MX283(7)A作为USB Device时,USB_OTG_VBUS电源由外部的USB Host设备供给,并和CPU的VDD_5V引脚连接。

由于EasyARM-i.MX283(7)A的USB Device功能是由USB OTG拆分而来的,为了保证USB驱动程序与EasyARM-i.MX283驱动程序的一致性,USB OTG电源管理芯片(SP2526A)的相关引脚USB_H_OC(过流标识引脚)、USB_OTG_OC(过流标识引脚)、USB_OTG_PWR(电源使能引脚)仍然保留,并设置为了默认正常状态。

USB电路设计图解大全  第2张

图2 USB-Device接口电路

版权与免责声明

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

标签: USB 电路设计 硬件设计

发表评论

接线图网Copyright Your WebSite.Some Rights Reserved. 备案号:桂ICP备2022002688号-2 接线图网版权所有 联系作者QQ:360888349