首页 接线图文章正文

555时基电路的基本原理

接线图 2023年07月21日 22:43 407 admin
时基集成电路内部构成框图如下图所示(以TTL型为例),它巧妙地将模拟电路和集成电路结合在一起,从而可以实现多种用途。

555时基电路的基本原理  第1张
电阻R1~R3组成分压网络,为A1,A2两个电压比较器提供2/3Vcc和1/3Vcc两个基准电压。两个电压比较器的输出分别作为R-S触发器的置“0”信号和置“1”信号。输出驱动极和放电管VT受R-S触发器控制。
时基集成电路的基本工作原理是:当置“0”输入端R电压UR>=2/3Vcc时(US>=1/3Vcc),上限比较器A1输出端为“1”,使R-S触发器置“0”,电路输出Uo为“0”,放电管VT导通,放电端DISC为“0”;
当置“1”输入端电压US<=1/3Vcc时(UR<=2/3Vcc),下限比较器A2输出为“1”,使R-S触发器置“1”,电路输出Uo为“1”,放电管VT截止,放电端DISC为“1”;
当强制复位端为“0”时,Uo为“0”,DISC为“0”。电路的逻辑真值表见下表。

555时基电路的基本原理  第2张
根据以上基本原理,只要给时基集成电路配置上接法不一的外围阻容元件等,便可构成多谐振荡器、单稳态触发器、双稳态触发器和施密特触发器等各种各样的应用电路。

版权与免责声明

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

标签: 集成电路

发表评论

接线图网Copyright Your WebSite.Some Rights Reserved. 备案号:桂ICP备2022002688号-2 接线图网版权所有 联系作者QQ:360888349