输入差信号频率应为时钟频率的一半以下,片内时钟电路产生的时钟频率由16与17脚接的电容C3所决定,当电容为0.01μF时,频率约为500Hz这时可得CMRR(共模抑制比)大于120dB。 如图...
2024-02-13 198 电容 0.01 放大器 LT1013